ZHCUAU8A March   2023  – June 2024 AFE11612-SEP

 

  1.   1
  2.   说明
  3.   特性
  4.   4
  5. 1评估模块概述
    1. 1.1 引言
    2. 1.2 套件内容
    3. 1.3 规格
    4. 1.4 器件信息
  6. 2硬件
    1. 2.1 硬件设置
      1. 2.1.1 静电放电警告
      2. 2.1.2 电源配置和跳线设置
      3. 2.1.3 连接硬件
    2. 2.2 硬件说明
      1. 2.2.1 工作原理
        1. 2.2.1.1 信号定义
  7. 3软件
    1. 3.1 软件设置
      1. 3.1.1 操作系统
      2. 3.1.2 软件安装
    2. 3.2 软件说明
      1. 3.2.1 启动软件
      2. 3.2.2 软件特性
        1. 3.2.2.1 “High Level Configuration”页面
          1. 3.2.2.1.1 “DACs”子页面
          2. 3.2.2.1.2 “ADCs”子页面
          3. 3.2.2.1.3 “Alarms”子页面
          4. 3.2.2.1.4 “GPIO + Temp”子页面
        2. 3.2.2.2 “Low Level Configuration”页面
  8. 4硬件设计文件
    1. 4.1 原理图
    2. 4.2 PCB 布局
    3. 4.3 物料清单
  9. 5其他信息
    1. 5.1 商标
  10. 6体育竞猜平台(中国)管理有限公司 (TI) 相关文档
  11. 7修订历史记录

工作原理

图 3-1 展示了 AFE11612EVM 板的简化原理图。所有 AFE 引脚均可通过引脚接头进行访问。有两个 12 引脚连接器可用于访问所有 DAC 引脚,而一个 32 引脚接头用于访问 ADC 通道。两个 12 引脚连接器用于数字输入和输出 (I/O) 引脚以及串行接口信号线路。为了访问八个 GPIO 引脚,电路板底部附近有两个 8 引脚连接器。其中四个引脚(连接到 J19 接头)用作远程温度传感器输入 D1+、D1-、D2+ 和 D2-。AFE11612EVM 板具有两个双极结型晶体管 (BJT);一个 BJT 连接在 D1+ 和 D1- 之间,另一个 BJT 连接在 D2+ 和 D2- 之间。

AFE11612EVM AFE11612EVM 硬件简化原理图图 2-1 AFE11612EVM 硬件简化原理图