ZHCUAU8A March   2023  – June 2024 AFE11612-SEP

 

  1.   1
  2.   说明
  3.   特性
  4.   4
  5. 1评估模块概述
    1. 1.1 引言
    2. 1.2 套件内容
    3. 1.3 规格
    4. 1.4 器件信息
  6. 2硬件
    1. 2.1 硬件设置
      1. 2.1.1 静电放电警告
      2. 2.1.2 电源配置和跳线设置
      3. 2.1.3 连接硬件
    2. 2.2 硬件说明
      1. 2.2.1 工作原理
        1. 2.2.1.1 信号定义
  7. 3软件
    1. 3.1 软件设置
      1. 3.1.1 操作系统
      2. 3.1.2 软件安装
    2. 3.2 软件说明
      1. 3.2.1 启动软件
      2. 3.2.2 软件特性
        1. 3.2.2.1 “High Level Configuration”页面
          1. 3.2.2.1.1 “DACs”子页面
          2. 3.2.2.1.2 “ADCs”子页面
          3. 3.2.2.1.3 “Alarms”子页面
          4. 3.2.2.1.4 “GPIO + Temp”子页面
        2. 3.2.2.2 “Low Level Configuration”页面
  8. 4硬件设计文件
    1. 4.1 原理图
    2. 4.2 PCB 布局
    3. 4.3 物料清单
  9. 5其他信息
    1. 5.1 商标
  10. 6体育竞猜平台(中国)管理有限公司 (TI) 相关文档
  11. 7修订历史记录
“DACs”子页面

图 4-6 展示了“DACs”子页面。DAC 页面为用户提供了一个界面,用于观察和控制每个单独 DAC 通道可用的不同数据寄存器、模式和配置。AFE11612-SEP 包含 12 个分辨率为 12 位的 DAC。DAC 可与内部或外部基准一起使用。要启用每个 DAC 通道,请在 Power DAC 列中选中相应的复选框。

AFE11612EVM “DACs”子页面图 3-6 “DACs”子页面