ZHCUAY4 april   2023 ADS8354

 

  1.   1
  2.   摘要
  3.   商标
  4. 1概述
    1. 1.1 ADS8354EVM-PDK 特性
    2. 1.2 ADS8354EVM 特性
    3. 1.3 体育竞猜平台(中国)管理有限公司 (TI) 提供的相关文档
  5. 2模拟接口
    1. 2.1 模拟输入连接器
    2. 2.2 ADC 输入信号驱动器
      1. 2.2.1 输入信号路径
  6. 3数字接口
    1. 3.1 适用于 ADC 数字 I/O 的 SPI
  7. 4电源
    1. 4.1 ADC 输入驱动器配置
    2. 4.2 ADC 电压基准配置
  8. 5ADS8354EVM-PDK 初始设置
    1. 5.1 默认跳线设置
    2. 5.2 EVM 图形用户界面软件安装
  9. 6ADS8354EVM-PDK 操作
    1. 6.1 用于 ADC 控制的 EVM GUI 全局设置
    2. 6.2 时域显示工具
    3. 6.3 频谱分析工具
    4. 6.4 直方图分析工具
  10. 7物料清单、印刷电路板布局布线和原理图
    1. 7.1 物料清单
    2. 7.2 PCB 布局
    3. 7.3 原理图

适用于 ADC 数字 I/O 的 SPI

ADS8354EVM-PDK 支持 ADS8354 数据表中详述的接口和 ADC 输入模式。PHI 能够在 3.3V 逻辑电平下运行,并直接连接到 ADC 的数字 I/O 线路。

图 3-3 所示,ADS8354EVM 上包含一个带有数字 I/O 线路的调试接头 (J5)。该接头便于连接到逻辑分析仪探头、示波器探头或外部控制器。

GUID-20230331-SS0I-3HD2-5LWF-R9JKT4CT8CCJ-low.svg图 3-1 ADS8354EVM 调试接头